# ESP32-S3 硬件设计指南



## **Table of contents**

| Ta | Table of contents |                              |     |  |  |  |  |
|----|-------------------|------------------------------|-----|--|--|--|--|
| 1  | 关于<br>1.1<br>1.2  | 1.471                        | 3 3 |  |  |  |  |
|    |                   |                              | J   |  |  |  |  |
| 2  | 产品                | 既述                           | 5   |  |  |  |  |
| 3  | 原理                | 图设计                          | 7   |  |  |  |  |
|    | 3.1               |                              | 7   |  |  |  |  |
|    | 3.2               | 电源                           | 9   |  |  |  |  |
|    |                   | 3.2.1 数字电源                   | 9   |  |  |  |  |
|    |                   | 3.2.2 模拟电源                   | 9   |  |  |  |  |
|    |                   | 3.2.3 RTC 电源                 | 1   |  |  |  |  |
|    | 3.3               | 上电时序与复位                      | 2   |  |  |  |  |
|    | 3.4               | Flash 及 PSRAM                |     |  |  |  |  |
|    |                   | 3.4.1 封装内 Flash 及 PSRAM      |     |  |  |  |  |
|    |                   | 3.4.2 封装外 Flash 及 PSRAM      |     |  |  |  |  |
|    | 3.5               | 时钟源                          |     |  |  |  |  |
|    |                   | 3.5.1 外置主晶振时钟源 (必选) 1        |     |  |  |  |  |
|    |                   | 3.5.2 RTC 时钟源(可选)            |     |  |  |  |  |
|    | 3.6               | 射频                           |     |  |  |  |  |
|    |                   | 3.6.1 射频电路                   |     |  |  |  |  |
|    | 2.7               | 3.6.2 射频调试                   |     |  |  |  |  |
|    | 3.7               | UART 1                       |     |  |  |  |  |
|    | 3.8               | SPI                          |     |  |  |  |  |
|    | 3.9<br>3.10       | Strapping 管脚                 |     |  |  |  |  |
|    | 3.10              |                              |     |  |  |  |  |
|    | 3.11              | ADC                          |     |  |  |  |  |
|    | 3.12              | USB                          |     |  |  |  |  |
|    | 3.14              | <b>触摸传感器</b>                 |     |  |  |  |  |
|    | 3.14              | 周天尽态前                        | . 1 |  |  |  |  |
| 4  | <b>PCB</b>        | 版图布局 2                       |     |  |  |  |  |
|    | 4.1               | 基于芯片的版图设计通用要点                |     |  |  |  |  |
|    | 4.2               | 电源 2                         |     |  |  |  |  |
|    |                   | 4.2.1 电源走线通用要点               |     |  |  |  |  |
|    |                   | 4.2.2 3.3 V 电源               |     |  |  |  |  |
|    |                   | 4.2.3 模拟电源                   |     |  |  |  |  |
|    | 4.3               | 晶振 2                         |     |  |  |  |  |
|    | 4.4               | 晶振                           |     |  |  |  |  |
|    | 4.5               | 射频                           |     |  |  |  |  |
|    | 4.6               | Flash 及 PSRAM                |     |  |  |  |  |
|    | 4.7               | UART                         |     |  |  |  |  |
|    | 4.8               | 基于模组的版图设计通用要点(模组在底板上的位置摆放) 3 |     |  |  |  |  |
|    | 4.9               | USB                          |     |  |  |  |  |
|    | 4.10              | SDIO                         | U   |  |  |  |  |

|   | 4.12  | 版图设计常见问题                             | 32              |  |  |  |
|---|-------|--------------------------------------|-----------------|--|--|--|
| 5 | 开发硬   | 4.12.3 为什么芯片的 TX 性能没有问题,但 RX 的灵敏度不好? | 35<br><b>37</b> |  |  |  |
|   | 5.2 I | ESP32-S3 系列开发板                       | 37<br>37<br>37  |  |  |  |
| 6 | 相关文   | <b>文档和资源</b>                         | 39              |  |  |  |
| 7 | 词汇列   | 刘表                                   | 41              |  |  |  |
| 8 | 修订历史  |                                      |                 |  |  |  |
| 9 | 免责声   | 声明和版权公告                              | 45              |  |  |  |

本文档是 ESP32-S3 系列芯片的硬件设计指南。



## 关于本文档

## 1.1 简介

《ESP 硬件设计指南》提供基于 ESP32-S3 芯片的硬件设计的指导规范。这些规范将帮助您提升电路和 PCB 版图设计的准确性,以实现产品的最佳性能。本文的目标读者是硬件设计师和应用开发人员。

本文档的撰写基于您对 ESP32-S3 有一定的了解。如果您对 ESP32-S3 芯片不熟悉,建议您参考 ESP32-S3 芯片规格书 以便更好地理解本文内容。

## 1.2 请使用最新版本文档

点 击 链 接 确 保 您 使 用 的 是 最 新 版 本 的 文 档: https://docs.espressif.com/projects/esp-hardware-design-guidelines/zh\_CN/latest/esp32s3/index.html

## 产品概述

ESP32-S3 系列芯片支持以下功能:

- 2.4 GHz Wi-Fi
- Bluetooth® 5 (LE)
- 高性能 Xtensa® 32 位 LX7 双核处理器
- 运行 RISC-V 或 FSM 内核的超低功耗协处理器
- 多种外设
- 内置安全硬件
- USB OTG 接口
- USB 串口/JTAG 控制器

ESP32-S3 采用低功耗 40 纳米工艺,具有超高的射频性能、稳定性、通用性和可靠性,以及超低的功耗,满足不同的功耗需求,适用于各种应用场景。ESP32-S3 的典型应用包括:

- 智能家居
- 工业自动化
- 医疗保健
- 消费电子产品
- 智慧农业
- POS 机
- 服务机器人
- 音频设备
- 通用低功耗 IoT 传感器集线器
- 通用低功耗 IoT 数据记录器
- 摄像头视频流传输
- USB 设备
- 语音识别
- 图像识别
- Wi-Fi + 蓝牙网卡
- 触摸和接近感应

更多关于 ESP32-S3 系列芯片说明请参考 ESP32-S3 系列芯片技术规格书。

备注:除非特别说明,文中使用的"ESP32-S3"指的是 ESP32-S3 系列芯片,而非单一型号。

## 原理图设计

### 3.1 概述

ESP32-S3 系列芯片的核心电路只需要 20 个左右的电阻电容电感和 1 个无源晶振,以及 1 个 SPI flash。为了能够更好地保证 ESP32-S3 系列芯片的工作性能,本章将详细介绍 ESP32-S3 系列芯片的原理图设计。下图所示为 ESP32-S3 的核心电路参考设计,您可以将它作为您的原理图设计的基础。



图 1: ESP32-S3 系列芯片参考设计原理图

注意图ESP32-S3 系列芯片参考设计原理图显示的是四线、3.3 V、封装外 flash/PSRAM 的连接方式。

• 当使用八线、1.8 V 或 3.3 V、封装内或封装外 flash/PSRAM 时,GPIO33 ~ GPIO37 会被额外占用,不建议用于其他功能。

- 当使用封装内 flash/PSRAM 时, VDD\_SPI 已经固定为 1.8 V 或 3.3 V, GPIO45 不再起作用。这种情况下, R1 可以选择性上件。其他情况下, 按照表*IO Pad Status After Chip Initialization in the USB-OTG Download Boot Mode* 选择 R1 是否上件。
- 八线、1.8 V、封装外 flash/PSRAM 的连接方式如图*ESP32-S3* 封装外八线 1.8 V Flash/PSRAM 核心电路图 所示。
- 使用封装内 flash/PSRAM 时,无需上件 SPI 走线上的电阻,也无需关注 SPI 走线。



图 2: ESP32-S3 封装外八线 1.8 V Flash/PSRAM 核心电路图

ESP32-S3 系列芯片的核心电路图的设计有以下重要组成部分:

- 电源
- 上电时序与复位
- Flash 及 PSRAM
- 时钟源
- 射频
- UART
- Strapping 管脚

- GPIO
- ADC
- SDIO
- *USB*
- 触摸传感器

下文将分别对这些部分进行描述。

### 3.2 电源

电源电路设计的通用要点有:

- 使用单电源供电时,建议供给 ESP32-S3 的电源电压为 3.3 V,最大输出电流至少 500 mA。
- 建议在各个总电源人口处添加 ESD 保护器件。
- 电源管理如 ESP32-S3 系列芯片技术规格书 > 图 ESP32-S3 电源管理所示。

有关电源管脚的更多信息,请查看 ESP32-S3 系列芯片技术规格书>章节 电源。

#### 3.2.1 数字电源

ESP32-S3 的管脚 46 VDD3P3\_CPU 为数字电源管脚,工作电压范围为 3.0 V ~ 3.6 V。建议在电路中靠近数字电源管脚处添加 0.1  $\mu$ F 电容。

管脚 VDD\_SPI 可配置输出 1.8 V 或 3.3 V (默认) 给外部电路使用。建议靠近该电源管脚处添加  $0.1 \,\mu\text{F}$  及  $1 \,\mu\text{F}$  去耦电容。

- 当 VDD\_SPI 处于 1.8 V 模式时,由 ESP32-S3 内部的 LDO 供电,能提供的典型电流值为 40 mA。
- 当 VDD\_SPI 处于 3.3 V 模式时,由 VDD3P3\_RTC 通过芯片内部的约 14 Ω 电阻后供电。因此 VDD\_SPI 相对 VDD3P3\_RTC 会有一定电压降。

**注意:** 当使用 VDD\_SPI 给封装内或封装外的 3.3 V flash/PSRAM 供电时,需要满足 flash/PSRAM 的工作电压要求,一般应保证电压在 3.0 V 以上。

VDD\_SPI 电压有两种控制方式,具体取决于 EFUSE\_VDD\_SPI\_FORCE 的值,如表*VDD\_SPI* 电压控制 所示。

EFUSE VOIDIGARS FEORGSE VEDESPI FORCE VDD SPI电源 0 忽略 3.3 V VDD3P3\_RTC 通过 R<sub>SPI</sub> 供电(默认) 0 0 1 忽略 1.8 V Flash Voltage 稳压器 Flash Voltage 稳压器 1 忽略 0 1.8 V VDD3P3 RTC 通过 R<sub>SPI</sub> 供电 1 忽略 3.3 V

表 1: VDD\_SPI 电压控制

VDD\_SPI 也可以连接到外部电源,由外部电源输入供电。

ESP32-S3 系列芯片数字电源电路图如图ESP32-S3 系列芯片数字电源电路图 所示。

#### 3.2.2 模拟电源

ESP32-S3 的 VDDA 和 VDD3P3 管脚为模拟电源管脚,工作电压范围为 3.0 V ~ 3.6 V。

对于 VDD3P3, 当 ESP32-S3 工作在 TX 时,瞬间电流会加大,往往引起电源的轨道塌陷。所以在电路设计时建议在 VDD3P3 的电源走线上增加一个 10 μF 电容,该电容可与 1 μF 电容搭配使用。

建议在总电源人口添加另一个 10 μF 电容。如果总电源人口靠近 VDD3P3,可以合并仅使用一个 10 μF 电容。



图 3: ESP32-S3 系列芯片数字电源电路图

另外,在靠近 VDD3P3 处还需添加 LC 滤波电路,用于抑制高频谐波,同时请注意该电感的额定电流最好在 500 mA 及以上。

其余电源管脚请参考图ESP32-S3 系列芯片模拟电源电路图 放置相应的去耦电容。



图 4: ESP32-S3 系列芯片模拟电源电路图

#### 3.2.3 RTC 电源

ESP32-S3 的 VDD3P3\_RTC 管脚为 RTC 电源管脚,建议在电路中靠近该电源管脚处添加  $0.1~\mu F$  去耦电容。

请注意该电源不可以作为备用电源单独供电。

RTC 电源电路图如图ESP32-S3 系列芯片 RTC 电源电路图 所示。



图 5: ESP32-S3 系列芯片 RTC 电源电路图

### 3.3 上电时序与复位

ESP32-S3 的 CHIP\_PU 管脚为高电平时使能芯片,为低电平时复位芯片。

当 ESP32-S3 使用 3.3 V 系统电源供电时,电源轨需要一些时间才能稳定,之后才能拉高 CHIP\_PU,激活芯片。因此,CHIP\_PU 管脚上电要晚于系统电源 3.3 V 上电。

复位芯片时,复位电压  $V_{IL\_nRST}$  范围应为 ( $-0.3 \sim 0.25 \times VDD$ ) V。为防止外界干扰引起重启,CHIP\_PU 管 脚引线需尽量短一些。

图ESP32-S3 系列芯片上电和复位时序图 为 ESP32-S3 系列芯片的上电、复位时序图。



图 6: ESP32-S3 系列芯片上电和复位时序图

上电和复位时序参数说明见表上电和复位时序参数说明。

表 2: 上电和复位时序参数说明

| 参数               | 说明                                          | 最小值 (µs) |
|------------------|---------------------------------------------|----------|
| $t_{STBL}$       | CHIP_PU 管脚上电晚于电源管脚上电的延时时间                   | 50       |
| t <sub>RST</sub> | CHIP_PU 电平低于 V <sub>IL_nRST</sub> 从而复位芯片的时间 | 50       |

#### 注意:

- CHIP\_PU 管脚不可浮空。
- 为确保芯片上电和复位时序正常,一般采用的方式是在 CHIP\_PU 管脚处增加 RC 延迟电路。RC 通常建议为 R =  $10~k\Omega$ ,C =  $1~\mu$ F,但具体数值仍需根据实际的电源特性配合芯片的上电、复位 时序进行调整。
- 如果应用中存在以下场景:
  - 电源缓慢上升或下降, 例如电池充电;
  - 需要频繁上下电的操作;
  - 供电电源不稳定,例如光伏发电等。

此时,仅仅通过 RC 电路不一定能满足时序要求,有概率会导致芯片无法进入正常的工作模式。 此时,需要增加一些额外的电路设计,比如:

- 增加复位芯片或者看门狗芯片,通常阈值为 3.0 V 左右;
- 通过按键或主控实现复位等。

#### 3.4 Flash 及 PSRAM

ESP32-S3 系列芯片需配合封装内或封装外 flash 一起使用,用于存储应用的固件和数据。封装内 PSRAM 和封装外 PSRAM 非必需。

#### 3.4.1 封装内 Flash 及 PSRAM

下面的表格列出了 ESP32-S3 与封装内 flash/PSRAM 的管脚对应关系。请注意这些芯片管脚最多连接一个 flash 和一个 PSRAM,也即当封装内仅有 flash 时,被 flash 占用的管脚只能再连接一个 PSRAM,不能用于其他功能;封装内仅有 PSRAM 时,被 PSRAM 占用的管脚只能再连接一个 flash;封装内有 flash 和 PSRAM 时,被占用的管脚不能再连接 flash 或 PSRAM。

| 表 3: 芯片与封装内              | Quad SPI Flash    | 的管脚对应关系                                         |
|--------------------------|-------------------|-------------------------------------------------|
| 78 2. 10 11 -1 x1 72 V 1 | Quad of 1 1 fasii | 11 B /61/71 / 7 / 7 / 7 / 7 / 7 / 7 / 7 / 7 / 7 |

| ESP32-S3FN8/ESP32-S3FH4R2 | 封装内 Flash (Quad SPI) |
|---------------------------|----------------------|
| SPICLK                    | CLK                  |
| SPICS0                    | CS#                  |
| SPID                      | DI                   |
| SPIQ                      | DO                   |
| SPIWP                     | WP#                  |
| SPIHD                     | HOLD#                |

表 4: 芯片与封装内 Quad SPI PSRAM 的管脚对应关系

| ESP32-S3R2/ESP32-S3FH4R2 | 封装内 PSRAM (2 MB, Quad SPI) |
|--------------------------|----------------------------|
| SPICLK                   | CLK                        |
| SPICS1                   | CE#                        |
| SPID                     | SI/SIO0                    |
| SPIQ                     | SO/SIO1                    |
| SPIWP                    | SIO2                       |
| SPIHD                    | SIO3                       |

表 5: 芯片与封装内 Octal SPI PSRAM 的管脚对应关系

| ESP32-S3R8/ESP32-S3R8V | 封装内 PSRAM (8 MB, Octal SPI) |
|------------------------|-----------------------------|
| SPICLK                 | CLK                         |
| SPICS1                 | CE#                         |
| SPID                   | DQ0                         |
| SPIQ                   | DQ1                         |
| SPIWP                  | DQ2                         |
| SPIHD                  | DQ3                         |
| GPIO33                 | DQ4                         |
| GPIO34                 | DQ5                         |
| GPIO35                 | DQ6                         |
| GPIO36                 | DQ7                         |
| GPIO37                 | DQS/DM                      |

#### 3.4.2 封装外 Flash 及 PSRAM

ESP32-S3 支持最大 1 GB 封装外 flash 和 1 GB 封装外 RAM。如果使用 VDD\_SPI 输出电压供电,设计时请注意需根据设置的 VDD\_SPI 模式 (1.8 V/3.3 V) 选择合适的封装外 flash/PSRAM。另外,建议 SPI 通信线上预留 0  $\Omega$  串联电阻,以便在需要时进行灵活调整,实现降低驱动电流、减小对射频的干扰、调节时序、提升抗干扰能力等功能。

## 3.5 时钟源

ESP32-S3 外部可以有两个时钟源:

- 外置主晶振时钟源(必选)
- RTC 时钟源 (可选)

#### 3.5.1 外置主晶振时钟源(必选)

目前 ESP32-S3 系列芯片固件仅支持 40 MHz 晶振。

ESP32-S3 的无源晶振部分电路如图*ESP32-S3* 系列芯片无源晶振电路图。注意,选用的无源晶振自身精度需在 ±10 ppm。



图 7: ESP32-S3 系列芯片无源晶振电路图

XTAL\_P 时钟走线上请放置一个串联元器件,可以是电阻或者电感,初始建议使用 24 nH,用来减弱晶振高频谐波对射频性能的影响,最终值需要通过测试后确认。

外部匹配电容 C1 和 C4 的初始值可参考以下公式来决定:

$$C_L = \frac{C1 \times C4}{C1 + C4} + C_{stray}$$

其中  $C_L$ (负载电容)的值可查看所选择晶振的规格书, $C_{stray}$  的值为 PCB 的寄生电容。C1 和 C4 的最终值需要通过对系统测试后进行调节确定。调试方法如下:

- 1. 通过 认证测试工具,选择 TX tone 模式。
- 2. 使用综测仪或者频谱仪查看 2.4 GHz 信号,解调得到实际频偏。
- 3. 通过调整外置负载电容,把频偏调整到 ±10 ppm (建议)以内。
- 当中心频率偏正时,说明等效负载电容偏小,需要增加外置负载电容。
- 当中心频率偏负时,说明等效负载电容偏大,需要减小外置负载电容。
- 通常两个外置负载电容相等, 在特殊情况下, 也可以有略微差异。

#### 备注:

- 尽管 ESP32-S3 内部带有自校准功能,但是自身频偏过大(例如大于 ±10 ppm)、工作温度范围内稳定度不高等晶振本身的质量问题仍然会影响芯片的正常工作,导致射频指标性能下降。
- 建议晶振的幅值大于 500 mV。
- 如果出现功能性的 Wi-Fi 或蓝牙无法连接,排除软件原因后,可以采用上文中的方法,通过调节晶振的电容来保证频偏满足要求。

#### 3.5.2 RTC 时钟源 (可选)

ESP32-S3 支持外置 32.768 kHz 的无源晶振作为 RTC 时钟。使用外部 RTC 时钟源是为了使时间更准确,从而降低平均功耗,但对于功能没有任何影响。

外置 32.768 kHz 无源晶振的电路如图ESP32-S3 系列芯片外置 32.768 kHz 无源晶振电路图 所示。

请注意 32.768 kHz 晶振选择要求:

- 等效内阻 (ESR) ≤ 70 kΩ。
- 两端负载电容值根据晶振的规格要求进行配置。

并联电阻 R 用于偏置晶振电路, 电阻值要求  $5 M\Omega < R \le 10 M\Omega$ 。



图 8: ESP32-S3 系列芯片外置 32.768 kHz 无源晶振电路图

该电阻一般无需上件。

如果不需要该 RTC 时钟源,则 32.768 kHz 晶振的管脚也可配置为通用 GPIO 口使用。

#### 3.6 射频

#### 3.6.1 射频电路

ESP32-S3 系列芯片的射频电路主要由三部分组成: PCB 板射频走线、芯片匹配电路、天线及其匹配电路。各部分电路应满足以下设计规范:

- PCB 板射频走线: 需进行 50 Ω 阻抗控制。
- 芯片匹配电路: 请尽量靠近芯片放置, 优先采用 CLC 结构。
  - CLC 结构主要用于阻抗匹配及谐波抑制,空间允许的情况下可以再加一组 LC。
  - 芯片匹配电路如图ESP32-S3 系列芯片射频匹配电路图 所示。
- 天线及其匹配电路: 为保证辐射性能,建议天线的输入阻抗为  $50\,\Omega$  左右。为保险起见,推荐在靠近天线位置增加一组 CLC 匹配电路,用于调节天线的输入阻抗。如果经过仿真可以确保天线阻抗点为  $50\,\Omega$  左右,并且空间较小,则可以不加天线端的匹配电路。



图 9: ESP32-S3 系列芯片射频匹配电路图

#### 3.6.2 射频调试

射频匹配网络的参数值和 PCB 板有关,不要直接使用模组的匹配值,须按照下述射频调试进行确认。图*ESP32-S3* 射频调试示意图 展示了射频调试的大概过程。



图 10: ESP32-S3 射频调试示意图

将芯片匹配电路靠近芯片的端口定义为端口 1,将其靠近天线的端口定义为端口 2,则 S11 用来描述从端口 1 反射回来的信号功率与输入信号功率之比,如果匹配阻抗与芯片阻抗共轭,则传输性能最佳。S21 用来描述从端口 1 到端口 2 的信号功率传输损耗。如果 S11 接近芯片共轭阻抗点 35+j0,且 S21 在 4.8 GHz和 7.2 GHz 频率下小于 -35 dB,则匹配电路可满足传输要求。

将芯片匹配电路的两端分别接到综测仪上,测试其信号反射参数 S11 及传输参数 S21。调试该匹配电路中元件的数值,直至 S11 和 S21 满足上述要求。如果芯片的 PCB 板严格设计遵循章节PCB 版图 布局 里的规范,用户可以参考表匹配电路元器件推荐数值范围 来调试该匹配电路。

| 位号  | 推荐数值范围       | 物料编号               |
|-----|--------------|--------------------|
| C11 | 1.2 ~ 1.8 pF | GRM0335C1H1RXBA01D |
| L2  | 2.4 ~ 3.0 nH | LQP03TN2NXB02D     |
| C12 | 1.8 ~ 1.2 pF | GRM0335C1H1RXBA01D |

表 6: 匹配电路元器件推荐数值范围

如果射频贴片器件采用 0201 物料,靠近芯片端匹配电路的 PCB 设计需要采用短截线。如果天线输入阻抗不是 50 欧姆,建议额外增加一组射频匹配用于天线调谐。

如果使用或生产环境中对静电敏感,建议在靠近天线侧预留 ESD 保护器件。

备注: 如果不需要使用射频功能,射频管脚可以悬空。

#### **3.7 UART**

U0TXD 线上建议串联 499 Ω 电阻用于抑制 80 MHz 谐波。

UARTO 通常作为下载和 log 打印的串口。关于如何使用 UARTO 进行下载,请参考章节下载指导。

其他 UART 可以作为通信的串口,管脚可以通过软件配置到任意空闲的 GPIO 上。同样在 TX 线上建议 预留串联电阻用于抑制谐波。

#### 3.8 **SPI**

在使用 SPI 功能时,为了提高 EMC 性能,请在 SPI\_CLK 线上添加串联电阻(或磁珠)以及对地电容。如果空间允许,建议在其他 SPI 线上也添加串联电阻和对地电容。另外,请确保 RC/LC 器件靠近芯片或模组的管脚放置。

## 3.9 Strapping 管脚

芯片每次上电或复位时,都需要一些初始配置参数,如加载芯片的启动模式等。这些参数通过 strapping 管脚控制。复位放开后,strapping 管脚和普通 IO 管脚功能相同。

所有的 strapping 管脚信息,可参考 ESP32-S3 系列芯片技术规格书 > 章节 启动配置项。下面主要介绍和 启动模式有关的 strapping 管脚信息。

芯片复位释放后,GPIO0和GPIO46共同决定启动模式,详见表芯片启动模式控制。

 启动模式
 GPIO0
 GPIO46

 默认配置
 1 (上拉)
 0 (下拉)

 SPI Boot (默认)
 1
 任意值

 Joint Download Boot I
 0
 0

表 7: 芯片启动模式控制

- USB Download Boot:
  - USB-Serial-JTAG Download Boot
  - USB-OTG Download Boot
- UART Download Boot

Strapping 管脚的时序参数包括 建立时间和 保持时间。更多信息,详见图Strapping 管脚的时序参数图 和表Strapping 管脚的时序参数说明。

表 8: Strapping 管脚的时序参数说明

| 参数               | 说明                                     | 最小值 (ms) |
|------------------|----------------------------------------|----------|
| $t_{SU}$         | 建立时间,即拉高 CHIP_PU 激活芯片前,电源轨达到稳定         | 0        |
|                  | 所需的时间                                  |          |
| $t_{\mathrm{H}}$ | 保持时间,即 CHIP_PU 已拉高、strapping 管脚变为普通 IO | 3        |
|                  | 管脚开始工作前,可读取 strapping 管脚值的时间           |          |

注意:不要在 GPIO0 管脚处添加较大的电容,以免影响芯片上电启动。

#### 3.10 **GPIO**

ESP32-S3 系列芯片通过 IO MUX 表格或者 GPIO 交换矩阵来配置 GPIO。IO MUX 是默认的外设管脚配置(详见 ESP32-S3 系列芯片技术规格书>附录 ESP32-S3 管脚总览), GPIO 交换矩阵用于将可以配置的

<sup>&</sup>lt;sup>1</sup> Joint Download Boot 模式支持下列几种下载方式:

<sup>&</sup>lt;sup>2</sup> 除了 SPI Boot 和 Joint Download Boot 模式, ESP32-S3 还支持 SPI Download Boot 模式, 详见 ESP32-S3 技术参考手册 > 章节 芯片 Boot 控制。



图 11: Strapping 管脚的时序参数图

外设信号传输至 GPIO 管脚。更多关于 IO MUX 和 GPIO 交换矩阵的信息,请参考 ESP32-S3 技术参考手册 > 章节 IO MUX 和 GPIO 交换矩阵。

部分外设的 GPIO 管脚是固定的,部分是可以任意配置的,具体信息请参考 ESP32-S3 系列芯片技术规格书>章节外设。

使用 GPIO 时,请注意:

- Strapping 管脚的上电状态。
- 请注意 GPIO 复位后的默认配置,详见表*IO MUX* 管脚功能。建议对处于高阻态的管脚配置上拉或下拉,或在软件初始化时开启管脚自带的上下拉,以避免不必要的耗电。
- 避免使用 flash/PSRAM 占用的管脚。
- 上电过程中, 部分管脚会有毛刺, 详见表芯片上电过程中的管脚毛刺。
- 在启用 USB-OTG Download Boot 模式时,部分管脚会有电平输出,详见表*IO Pad Status After Chip Initialization in the USB-OTG Download Boot Mode*。
- SPICLK\_N、SPICLK\_P、GPIO33 ~ GPIO37 属于同样的电源域,因此,如果使用八线 1.8 V 的 flash/PSRAM, SPICLK\_P 和 SPICLK\_N 也属于 1.8 V 电源域。
- Deep-sleep 模式下只能控制电源域为 VDD3P3\_RTC 的 GPIO。

表 9: IO MUX 管脚功能

| 管脚序号 | 管脚名称    | 管脚类型   | 供电管脚       | 复位时     | 复位后     | IO MUX | RTC | 模拟     |
|------|---------|--------|------------|---------|---------|--------|-----|--------|
| 1    | LNA_IN  | Analog |            |         |         |        |     |        |
| 2    | VDD3P3  | Power  |            |         |         |        |     |        |
| 3    | VDD3P3  | Power  |            |         |         |        |     |        |
| 4    | CHIP_PU | Analog | VDD3P3_RTC |         |         |        |     |        |
| 5    | GPIO0   | IO     | VDD3P3_RTC | IE, WPU | IE, WPU | IO MUX | RTC |        |
| 6    | GPIO1   | IO     | VDD3P3_RTC | IE      | IE      | IO MUX | RTC | Analog |
| 7    | GPIO2   | IO     | VDD3P3_RTC | IE      | IE      | IO MUX | RTC | Analog |
| 8    | GPIO3   | IO     | VDD3P3_RTC | IE      | IE      | IO MUX | RTC | Analog |
| 9    | GPIO4   | IO     | VDD3P3_RTC |         |         | IO MUX | RTC | Analog |
| 10   | GPIO5   | IO     | VDD3P3_RTC |         |         | IO MUX | RTC | Analog |
| 11   | GPIO6   | IO     | VDD3P3_RTC |         |         | IO MUX | RTC | Analog |
| 12   | GPIO7   | IO     | VDD3P3_RTC |         |         | IO MUX | RTC | Analog |
| 13   | GPIO8   | IO     | VDD3P3_RTC |         |         | IO MUX | RTC | Analog |
| 14   | GPIO9   | IO     | VDD3P3_RTC |         | IE      | IO MUX | RTC | Analog |

下页继续

表 9 - 续上页

| 管脚序号 | 管脚名称       | 管脚类型   |                      | 复位时     | 复位后     | IO MUX | RTC | 模拟     |
|------|------------|--------|----------------------|---------|---------|--------|-----|--------|
| 15   | GPIO10     | IO     | VDD3P3_RTC           |         | IE      | IO MUX | RTC | Analog |
| 16   | GPIO11     | IO     | VDD3P3_RTC           |         | IE      | IO MUX | RTC | Analog |
| 17   | GPIO12     | IO     | VDD3P3_RTC           |         | IE      | IO MUX | RTC | Analog |
| 18   | GPIO13     | IO     | VDD3P3_RTC           |         | IE      | IO MUX | RTC | Analog |
| 19   | GPIO14     | IO     | VDD3P3_RTC           |         | IE      | IO MUX | RTC | Analog |
| 20   | VDD3P3_RTC | Power  |                      |         |         |        |     |        |
| 21   | XTAL_32K_P | IO     | VDD3P3_RTC           |         |         | IO MUX | RTC | Analog |
| 22   | XTAL_32K_N | IO     | VDD3P3_RTC           |         |         | IO MUX | RTC | Analog |
| 23   | GPIO17     | IO     | VDD3P3_RTC           |         | IE      | IO MUX | RTC | Analog |
| 24   | GPIO18     | IO     | VDD3P3_RTC           |         | IE      | IO MUX | RTC | Analog |
| 25   | GPIO19     | IO     | VDD3P3_RTC           |         |         | IO MUX | RTC | Analog |
| 26   | GPIO20     | IO     | VDD3P3_RTC           | USB_PU  | USB_PU  | IO MUX | RTC | Analog |
| 27   | GPIO21     | IO     | VDD3P3_RTC           |         |         | IO MUX | RTC |        |
| 28   | SPICS1     | IO     | VDD_SPI              | IE, WPU | IE, WPU | IO MUX |     |        |
| 29   | VDD_SPI    | Power  |                      |         |         |        |     |        |
| 30   | SPIHD      | IO     | VDD_SPI              | IE, WPU | IE, WPU | IO MUX |     |        |
| 31   | SPIWP      | IO     | VDD_SPI              | IE, WPU | IE, WPU | IO MUX |     |        |
| 32   | SPICS0     | IO     | VDD_SPI              | IE, WPU | IE, WPU | IO MUX |     |        |
| 33   | SPICLK     | IO     | VDD_SPI              | IE, WPU | IE, WPU | IO MUX |     |        |
| 34   | SPIQ       | IO     | VDD_SPI              | IE, WPU | IE, WPU | IO MUX |     |        |
| 35   | SPID       | IO     | VDD_SPI              | IE, WPU | IE, WPU | IO MUX |     |        |
| 36   | SPICLK_N   | IO     | VDD_SPI / VDD3P3_CPU | IE      | IE      | IO MUX |     |        |
| 37   | SPICLK_P   | IO     | VDD_SPI / VDD3P3_CPU | IE      | IE      | IO MUX |     |        |
| 38   | GPIO33     | IO     | VDD_SPI / VDD3P3_CPU |         | IE      | IO MUX |     |        |
| 39   | GPIO34     | IO     | VDD_SPI / VDD3P3_CPU |         | IE      | IO MUX |     |        |
| 40   | GPIO35     | IO     | VDD_SPI / VDD3P3_CPU |         | IE      | IO MUX |     |        |
| 41   | GPIO36     | IO     | VDD_SPI / VDD3P3_CPU |         | IE      | IO MUX |     |        |
| 42   | GPIO37     | IO     | VDD_SPI / VDD3P3_CPU |         | IE      | IO MUX |     |        |
| 43   | GPIO38     | IO     | VDD3P3_CPU           |         | IE      | IO MUX |     |        |
| 44   | MTCK       | IO     | VDD3P3_CPU           |         | IE      | IO MUX |     |        |
| 45   | MTDO       | IO     | VDD3P3_CPU           |         | IE      | IO MUX |     |        |
| 46   | VDD3P3_CPU | Power  |                      |         |         |        |     |        |
| 47   | MTDI       | IO     | VDD3P3_CPU           |         | IE      | IO MUX |     |        |
| 48   | MTMS       | IO     | VDD3P3_CPU           |         | IE      | IO MUX |     |        |
| 49   | U0TXD      | IO     | VDD3P3_CPU           | IE, WPU | IE, WPU | IO MUX |     |        |
| 50   | U0RXD      | IO     | VDD3P3_CPU           | IE, WPU | IE, WPU | IO MUX |     |        |
| 51   | GPIO45     | IO     | VDD3P3_CPU           | IE, WPD | IE, WPD | IO MUX |     |        |
| 52   | GPIO46     | IO     | VDD3P3_CPU           | IE, WPD | IE, WPD | IO MUX |     |        |
| 53   | XTAL_N     | Analog |                      |         |         |        |     |        |
| 54   | XTAL_P     | Analog |                      |         |         |        |     |        |
| 55   | VDDA       | Power  |                      |         |         |        |     |        |
| 56   | VDDA       | Power  |                      |         |         |        |     |        |
| 57   | GND        | Power  |                      |         |         |        |     |        |

- IE -输入使能
- WPU 内部弱上拉电阻使能
- WPD 内部弱下拉电阻使能
- USB\_PU -USB 上拉电阻使能
  - USB 管脚(GPIO19 和 GPIO20)默认开启 USB 功能,此时管脚是否上拉由 USB 上拉电阻决定。USB 上拉电阻由 USB\_SERIAL\_JTAG\_DP/DM\_PULLUP 控制,具体阻值可通过 USB\_SERIAL\_JTAG\_PULLUP\_VALUE 位控制,详见 ESP32-S3 技术参考手册 > 章节 USB 串口/JTAG 控制器。
  - USB 管脚关闭 USB 功能时,用作普通 GPIO,默认禁用管脚内部弱上下拉电阻,可通过 IO\_MUX\_FUN\_WPU/WPD 配置。

表 10: 芯片上电过程中的管脚毛刺

| 管脚名称       | 毛刺类型 <sup>Page 20, 3</sup> | 典型持续时间<br>(μs) |
|------------|----------------------------|----------------|
| GPIO1      | 低电平毛刺                      | 60             |
| GPIO2      | 低电平毛刺                      | 60             |
| GPIO3      | 低电平毛刺                      | 60             |
| GPIO4      | 低电平毛刺                      | 60             |
| GPIO5      | 低电平毛刺                      | 60             |
| GPIO6      | 低电平毛刺                      | 60             |
| GPIO7      | 低电平毛刺                      | 60             |
| GPIO8      | 低电平毛刺                      | 60             |
| GPIO9      | 低电平毛刺                      | 60             |
| GPIO10     | 低电平毛刺                      | 60             |
| GPIO11     | 低电平毛刺                      | 60             |
| GPIO12     | 低电平毛刺                      | 60             |
| GPIO13     | 低电平毛刺                      | 60             |
| GPIO14     | 低电平毛刺                      | 60             |
| XTAL_32K_P | 低电平毛刺                      | 60             |
| XTAL_32K_N | 低电平毛刺                      | 60             |
| GPIO17     | 低电平毛刺                      | 60             |
| GPIO18     | 低电平毛刺/高电平毛刺                | 60             |
| GPIO19     | 低电平毛刺/高电平毛刺4               | 60             |
| GPIO20     | 下拉毛刺/高电平毛刺Page 20,4        | 60             |

#### 3.11 ADC

使用 ADC 功能时,请靠近管脚添加  $0.1~\mu F$  的对地滤波电容,精度会更准确一些。推荐优先使用 ADC1。

ADC 经硬件校准和 软件校准 后的结果如以下列表所示。如需更高的精度,可选用其他方法自行校准。

- 当 ATTEN=0, 有效测量范围为 0~850 mV 时, 总误差为 ±5 mV。
- 当 ATTEN=1,有效测量范围为 0~1100 mV, esp32c6= 时,总误差为 ±6 mV。
- 当 ATTEN=2,有效测量范围为 0~1600 mV 时,总误差为 ±10 mV。
- 当 ATTEN=3, 有效测量范围为 0~2900 mV 时, 总误差为 ±50 mV。

#### 3.12 **SDIO**

ESP32-S3 系列芯片只有一个 SD/MMC 主机控制器,不能用做从机。

SDIO 接口可以通过软件配置到任意空闲的 GPIO 上,请在 SDIO GPIO 管脚处添加上拉电阻,建议每根线上预留一个串联的电阻。

- 低电平毛刺: 管脚在持续期间维持低电平输出状态
  - 高电平毛刺: 管脚在持续期间维持高电平输出状态
  - 下拉毛刺: 管脚在持续期间维持内部弱下拉状态
  - 上拉毛刺: 管脚在持续期间维持内部弱上拉状态

 $<sup>^4</sup>$  GPIO19 和 GPIO20 在芯片上电期间会出现两次高电平毛刺,每次持续时间为 60 μs 左右,两次毛刺及中间的延迟共持续的时间分别为 3.2 ms 和 2 ms。

#### 3.13 USB

ESP32-S3 系列芯片带有一个集成了收发器的全速 USB On-The-Go (OTG) 外设,符合 USB 2.0 规范。

ESP32-S3 系列芯片集成了一个 USB 串口/JTAG 控制器,作为兼容 USB 2.0 全速模式的设备。

GPIO19 和 GPIO20 可以分别作为 USB 的 D- 和 D+, 线上建议预留串联电阻(初始值可为  $0\Omega$ )和对地电容(初始可不上件),并注意靠近芯片端放置。

请注意 USB\_D+ 管脚上电时会输出高低电平信号,其中高电平的状态比较强,需要较强的下拉才可以拉低。因此,如果需要一个稳定的初始状态,建议添加外部上拉来提供稳定的高电平初始值。

ESP32-S3 系列芯片也支持通过 USB 进行下载和 log 打印,下载指导请参考章节下载指导。

在启用 USB-OTG Download Boot 模式时,芯片上电后会在 ROM 中初始化用于连接外部 PHY 的 IO 焊盘,初始化后各 IO 焊盘状态如下:

| IO 焊盘        | 输入/输出模式 | 电平状态 |
|--------------|---------|------|
| VP (MTMS)    | INPUT   | _    |
| VM (MTDI)    | INPUT   | _    |
| RCV (GPIO21) | INPUT   | _    |
| OEN (MTDO)   | OUTPUT  | HIGH |
| VPO (MTCK)   | OUTPUT  | LOW  |
| VMO(GPIO38)  | OUTPUT  | LOW  |

表 11: USBOTG Download Boot 模式下芯片初始化后 IO 焊盘状态

若无需使用 USB-OTG Download Boot 模式, 可烧写 eFuse 位 EFUSE\_DIS\_USB\_OTG\_DOWNLOAD\_MODE 禁用该模式,以避免 IO 状态的变化。

### 3.14 触摸传感器

使用 TOUCH 功能时,建议靠近芯片侧预留串联电阻,用于减小线上的耦合噪声和干扰,也可加强 ESD 保护。该阻值建议 470  $\Omega$  到 2  $k\Omega$ ,推荐 510  $\Omega$ 。具体值还需根据产品实际测试效果而定。

ESP32-S3 系列芯片的触摸传感器同时还支持防水和数字滤波等功能。注意只有 GPIO14 (TOUCH14) 可以驱动屏蔽电极。

## PCB 版图布局

本章节将以 ESP32-S3 模组的 PCB 布局为例(见图ESP32-S3 模组版图参考设计),介绍 ESP32-S3 系列芯片的 PCB 布局设计要点。



图 1: ESP32-S3 模组版图参考设计

## 4.1 基于芯片的版图设计通用要点

建议采用四层板设计,即:

- 第一层 (顶层), 主要用于走信号线和摆件。
- 第二层(地层),不走信号线,保证一个完整的地平面。

- 第三层(电源线层),铺地平面,使射频及晶振部分可以得到更好的屏蔽。在保证射频及晶振部分下方完整地平面的情况下,将电源走在该层,可适度走信号线。
- 第四层(底层),不建议摆件,可适度走信号线。

#### 如采用两层板设计:

- 第一层(顶层),主要用于摆件和走线。
- 第二层(底层),不要摆件,走线也越少越好,保证射频、晶振和芯片有一个完整的地平面。

### 4.2 电源

图ESP32-S3 系列芯片四层板电源设计 所示为四层板设计的电源走线。



图 2: ESP32-S3 系列芯片四层板电源设计

#### 4.2.1 电源走线通用要点

- 优先采用四层板设计。
- 电源走线尽量走在内层第三层。
- 通过过孔连接至顶层芯片管脚处。主干电源换层处请至少保证两个过孔。其余电源走线上的钻孔的直径应不小于电源走线的宽度。
- 芯片下方的地焊盘需要至少打九个地孔连接到地平面。
- 如需在模组背面添加散热焊盘 EPAD,建议采用多宫格设计,间隙处盖防焊油墨,地孔打在间隙处,如图 ESP32-S3 系列芯片四层板电源设计 所示。这样可以避免模组 EPAD 焊接至底板时因为溢锡及气泡导致芯片移位。

#### 4.2.2 3.3 V 电源

图ESP32-S3 系列芯片四层板电源设计中黄色高亮信号线即为 3.3 V 电源走线。

#### 3.3 V 电源走线应遵循以下规范:

• 图ESP32-S3 系列芯片四层板电源设计 中红色圆圈标示的是 ESD 保护管,需靠近电源端口放置。电源走线进入芯片前需添加一个 10 μF 电容,该电容可与 0.1 或 1 μF 电容搭配使用。而后电源走线可在此分支,进行星形走线,减少不同电源管脚之间的耦合。所有的去耦电容请靠近对应电源管脚放置,去耦电容的接地管脚请靠近打地孔,保证较短的返回路径。

- 图*ESP32-S3* 系列芯片四层板电源设计 中,因为 VDD3P3 模拟电源和芯片电源入口接近,因此只使用了一个 10 μF 电容。如果芯片电源入口不靠近 VDD3P3,请在芯片电源入口处和 VDD3P3 处都添加一个 10 μF 电容。如果有足够空间,可以再各预留一个 1 μF 电容。
- 主干电源走线的线宽建议至少 25 mil。模拟电源 VDD3P3 分支走线建议至少 20 mil。其他分支电源 走线建议 10 mil。

### 4.2.3 模拟电源

图ESP32-S3 系列芯片四层板模拟电源设计 所示为四层板设计的模拟电源走线。



图 3: ESP32-S3 系列芯片四层板模拟电源设计

模拟电源设计应遵循以下规范:

- 如图*ESP32-S3* 系列芯片四层板模拟电源设计 所示, VDD3P3 模拟电源处 CLC 滤波电容中的对地电容的 GND 焊盘建议添加过孔连接至底层的地,其余层做 keep-out 隔离处理,进一步降低谐波干扰
- VDD3P3 模拟电源两边请包地处理,和周围的射频、GPIO 之间添加 GND 隔离,并尽量能放置地孔。

#### 4.3 晶振

### 4.4 晶振

图ESP32-S3 系列芯片晶振设计(顶层有 keep-out) 为晶振通过通孔连接到地平面,但是顶层通过设置 keep-out 和地隔离开的参考设计图。

图ESP32-S3 系列芯片晶振设计(顶层没有 keep-out) 为晶振通过通孔连接到地平面,但是顶层没有设置 keep-out 和地隔离开的参考设计图。

如果顶层的地很充分,建议顶层设置 keep-out 和地隔离开,既可以减小寄生电容,也可以抑制温度传导,以防影响频偏。

晶振设计应遵循以下规范:

- 需要保证射频、晶振和芯片有一个完整的地平面。
- 晶振需离芯片时钟管脚稍远一些放置,防止晶振干扰到芯片。间距应至少为 2.0 mm。同时晶振走 线须用地包起来周围密集地孔屏蔽隔离。
- 晶振的时钟走线不可打孔走线,即不能跨层,不可交叉,也不可跨层交叉。
- 晶振上的串联元器件请靠近芯片放置。
- 晶振外接的对地调节电容请靠近晶振左右两侧摆放,不可直接连接在串联元器件上。电容尽量置于时钟走线连接末端,保证电容的地焊盘靠近晶振的地焊盘放置。



图 4: ESP32-S3 系列芯片晶振设计(顶层有 keep-out)



图 5: ESP32-S3 系列芯片晶振设计(顶层没有 keep-out)

- 晶振下方都不能走高频数字信号,最好是晶振下方不走任何信号线。晶振时钟走线两侧的电源线上的过孔应尽可能地远离时钟走线放置,并使时钟走线两侧尽可能包地。
- 晶振为敏感器件, 晶振周围不能放置磁感应器件, 比如大电感等, 保证晶振周围有干净的大面积地平面。

## 4.5 射频

图ESP32-S3 系列芯片四层板射频部分版图设计中粉色高亮走线即为射频走线。



图 6: ESP32-S3 系列芯片四层板射频部分版图设计

#### 射频版图设计应遵循以下规范:

- 射频走线上需预留一个 CLC 匹配电路,且  $\pi$  型匹配电路需尽可能地靠近芯片端,并呈 Z 字型摆放。
- 射频走线须做 50  $\Omega$  阻抗控制,参考平面为第二层。射频走线在做 50  $\Omega$  阻抗控制时,可参考下图所示的 PCB 叠层结构设计。

| 厚度 (mm) | 阻抗 (Ohm) | 铜距 (mil) | 线宽 (mil) | 铜距 (mil) |
|---------|----------|----------|----------|----------|
| -       | 50       | 12.2     | 12.6     | 12.2     |

| 叠层        | 材质               | 基铜厚 (oz) | 厚度 (mil) | 介电常数 |
|-----------|------------------|----------|----------|------|
| 阻焊层       |                  |          | 0.4      | 4    |
| L1_Top    | 成品铜厚 1 oz        | 0.33     | 0.8      |      |
| PP        | 7628 TG150 RC50% |          | 8        | 4.39 |
| L2_Gnd    |                  | 1        | 1.2      |      |
| Core      | 芯板               |          | 可调       | 4.43 |
| L3_Power  |                  | 1        | 1.2      |      |
| PP        | 7628 TG150 RC50% |          | 8        | 4.39 |
| L4_Bottom | 成品铜厚 1 oz        | 0.33     | 0.8      |      |
| 阻焊层       |                  |          | 0.4      | 4    |

图 7: ESP32-S3 系列芯片 PCB 叠层结构设计

•  $\pi$  型 CLC 匹配网络中靠近芯片侧对地电容的 GND 焊盘与地之间建议增加短截线,可有效抑制二次谐波。短截线的长度建议为 15 mil,线宽根据 PCB 叠层结构进行确定,确保短截线的特征阻抗为  $100 \Omega \pm 10\%$ 。此外,短截线地孔与第三层相连,第一、二层做keep-out 隔离处理。图 ESP32-S3 系列芯片四层板射频短截线设计 中的高亮走线即为短截线。当  $\pi$  型匹配网络元器件封装为 0201 以上时,则无需做短截线处理。



图 8: ESP32-S3 系列芯片四层板射频短截线设计

- 射频走线线宽请注意保持一致,不可有分支走线。射频走线长度须尽量短,并注意周围 密集地孔屏蔽。
- 射频走线在表层,走线不可有过孔,即不能跨层走线,且尽量使用 135° 角走线或是圆弧 走线。
- 射频走线须保证相邻层完整地平面, 射频走线下方尽可能不要有任何走线。
- 射频走线附近不能有高频信号线。射频上的天线必须远离所有传输高频信号的器件,比如晶振、DDR SDRAM、高频时钟等。另外,USB端口、USB转串口信号的芯片、UART信号线(包括走线、过孔、测试点、插针引脚等)都必须尽可能地远离天线。且UART信号线做包地处理,周围加地孔屏蔽。

#### 4.6 Flash 及 PSRAM

Flash 及 PSRAM 的设计应遵循以下规范:

- SPI 通信线上预留的 0 Ω 串联电阻请靠近芯片侧放置。
- SPI 走线请尽可能地走到内层 (例如第三层), 并且时钟及数据走线都单独进行包地处理。
- VDD\_SPI 电源处的 0.1 μF 对地电容可靠近对应 flash 及 PSRAM 的电源管脚放置。
- 八线 SPI 还需做等长处理。

图ESP32-S3 系列芯片 Quad SPI Flash 版图设计 所示为 quad flash 版图设计。

图ESP32-S3 系列芯片 Octal SPI Flash 版图设计 所示为 octal SPI flash 版图设计。

#### **4.7 UART**

图ESP32-S3系列芯片 UART 版图设计 所示为 UART 版图设计。

UART 版图设计应遵循以下规范:

- U0TXD 线上的串联电阻请靠近芯片侧并远离晶振放置。
- U0TXD、U0RXD 在顶层的走线需尽量短。
- UART 走线两侧请注意包地处理,周围加地孔屏蔽。



图 9: ESP32-S3 系列芯片 Quad SPI Flash 版图设计



图 10: ESP32-S3 系列芯片 Octal SPI Flash 版图设计



图 11: ESP32-S3 系列芯片 UART 版图设计

## 4.8 基于模组的版图设计通用要点(模组在底板上的位置摆放)

如使用模组进行板上 (on-board) 设计,需注意模组在底板的布局,应尽可能地减小底板对模组 PCB 天线性能的影响。

建议将模组天线区域伸出板边,馈点靠近底板板边放置。在下面模组摆放位置图中, ✓ 代表强烈推荐的摆放位置, 其他位置不推荐。



图 12: ESP32-S3 系列模组 (天线馈点在右侧) 在底板上的位置示意图

如果天线无法伸出板边,请保证给 PCB 天线一个足够大的净空区域(严禁铺铜、走线、摆放元件),该净空区域建议至少 15 mm。PCB 天线下方区域的底板请切割掉,以尽可能地减少底板板材对 PCB 天线的影响。馈点还是尽量靠近板边放置。图*ESP32-S3* 天线区域净空示意图 以馈点在右侧的模组为例,画出了建议的净空区。

涉及整机设计时,请注意考虑外壳对天线的影响,并进行 RF 验证。请注意最终仍需要对整机产品进行 吞吐量和通讯距离等测试来确保产品射频性能。

#### **4.9 USB**

USB 版图设计应遵循以下规范:

- USB 线上预留的 RC 电路请靠近芯片侧放置。
- USB 走线请按照差分走线,保持平行等长。
- USB 走线须有完整的参考地平面,走线两侧请注意包地处理。

#### 4.10 SDIO

SDIO 版图设计应遵循以下规范:

- SDIO 走线因为速率较高,需要尽量控制其寄生电容。
- SDIO\_CMD、SDIO\_DATA0 ~ SDIO\_DATA3 走线长度以 SDIO\_CLK 走线长度为基准±3 mil,需要时绕蛇形线。



图 13: ESP32-S3 系列模组 (天线馈点在左侧) 在底板上的位置示意图



图 14: ESP32-S3 天线区域净空示意图

- SDIO\_CLK 走线尽量单独包地,从芯片 SDIO 管脚到对端 SDIO 接口的总长度越短越好,控制在 2500 mil 以内,最好在 2000 mil 以内。
- SDIO 走线要保证不跨平面。

## 4.11 触摸传感器

ESP32-S3 提供多达 14 个电容式传感 IO,能够探测由手指或其他物品直接接触或接近而产生的电容差异。这种设计具有低噪声和高灵敏度的特点,可以用于支持使用相对较小的触摸板。矩阵按键的设计可以得到更多的触摸点。接近感应的设计可以检测到人体的接近。

图ESP32-S3 典型的触摸传感器应用 为典型触摸传感应用。



图 15: ESP32-S3 典型的触摸传感器应用

为防止电容耦合和其他电干扰影响触摸传感系统的灵敏度,需要考虑以下因素:

#### 4.11.1 电极图形

适当大小和形状的电极有助于提高系统灵敏度。常见的有圆形、椭圆形和形状类似人的指尖的电极。过大或形状不规则的电极可能导致附近电极发生错误响应。

图*ESP32-S3* 电极图形要求 所示为适当以及不适当大小和形状的电极。注意图中未按照实际比例绘制,建议用指尖作为参考。

#### 4.11.2 PCB 布局

图ESP32-S3 传感器布局布线 为传感器布线布局,具体的走线注意事项如下:

- 走线长度请尽量短,建议不超过300 mm。
- 走线宽度 (W) 不能大于 0.18 mm (7 mil)。
- 走线夹角 (R) 不应小于 90°。
- 走线离地间隙 (S) 范围 0.5 mm 到 1 mm。
- 触摸电极直径 (D) 范围 8 mm 到 15 mm。
- 触摸电极和走线应被栅格地围绕。
- 触摸传感器电路注意远离射频天线电路, 并注意隔离。

备注: 更多关于触摸传感器的硬件设计可查看 触摸传感器应用方案简介。



图 16: ESP32-S3 电极图形要求



图 17: ESP32-S3 传感器布局布线

#### 4.11.3 防水和接近传感器布局

ESP32-S3 新增硬件防水和接近传感器功能,图*ESP32-S3* 防水和接近传感器参考布局 为防水和接近传感器参考的布局。



图 18: ESP32-S3 防水和接近传感器参考布局

为更好实现上述功能,请注意以下事项:

- 屏蔽电极的宽度建议 2 cm。
- 顶层填充网格, 走线宽度为 7 mil, 网格宽度为 45 mil (25% 填充), 填充的网格与驱动屏蔽信号连接。
- 底层填充网格,走线宽度为 7 mil, 网格宽度为 70 mil (17% 填充),填充的网格与驱动屏蔽信号连接。
- 建议保护传感器应为弯曲边缘的矩形,包围其他所有传感器。
- 保护传感器宽度建议为 2 mm。
- 保护传感器与屏蔽传感器宽度间隙建议为 1 mm。
- 接近传感器的感应距离与接近传感器的面积成正比,但增大感应面积也会带来更大噪声,需实际测试。
- 接近传感器形状建议为闭合环状。宽度建议为 1.5 mm。

### 4.12 版图设计常见问题

#### 4.12.1 为什么芯片发包时, 电源纹波很小, 但射频的 TX 性能不好?

**现象分析**:射频的 TX 性能不仅受电源纹波的影响,还受到晶振的影响。晶振的本身质量不好,频偏过大会影响射频的 TX 性能。或者晶振受到高频信号干扰,比如晶振的输入输出信号线走线跨层交叉,使得晶振的输入信号耦合到输出信号上,输出信号耦合到输入信号上,也会影响射频的 TX 性能。另外,如果晶振的下方有其他高频信号走线,比如 SDIO 走线、UART 走线,也会导致晶振无法正常工作。最后,晶振旁边有感性器件或辐射器件,比如大电感、天线等也会导致芯片的射频性能不好。

解决方法: 此问题主要是在布局上,可以重新布局,详见章节晶振。

## 4.12.2 为什么芯片发包时,仪器测试到的 power 值比 target power 值要高很多或者低很多,且 EVM 比较差?

**现象分析:** 仪器检测到的 power 值与 target power 相差较大,可能是由于芯片射频管脚输出到天线这一段 传输线上阻抗不匹配导致信号在传输过程中有反射。其次,阻抗不匹配会影响到芯片内部 PA 的工作状态,使得 PA 非正常过早进入饱和区域,继而使得信号失真度高,EVM 自然会变差。

**解决方法**:射频走线上预留了一个 $\pi$ 型电路,可以根据需求对天线进行阻抗匹配,使得从芯片射频管脚往天线端看去,阻抗接近芯片端口阻抗。

#### 4.12.3 为什么芯片的 TX 性能没有问题,但 RX 的灵敏度不好?

**现象分析:** 芯片的 TX 性能没有问题意味着射频端的阻抗匹配也没有问题。RX 灵敏度不好的可能原因是外界干扰耦合到天线上,比如晶振离天线非常近,或是 UART 的 TX 与 RX 走线穿过射频走线等。另外,如果主板上存在非常多的高频信号干扰源,则需根据主板设计来考量信号完整性的问题。

解决方法: 请确保天线远离晶振, 且射频走线附近不要走高频信号, 具体可参考章节射频。

## 开发硬件介绍

### 5.1 ESP32-S3 系列模组

请至乐鑫官网的模组页面查看 ESP32-S3 系列模组的最新详细信息。

ESP32-S3 系列模组的参考设计请参考:

• 下载链接

备注: 请使用以下工具打开模组参考设计里的文件:

- .DSN 文件: OrCAD Capture V16.6
- .pcb 文件: Pads Layout VX.2。如果无法打开.pcb 文件,请尝试用其他软件导入.asc 文件查看 PCB 版图。

### 5.2 ESP32-S3 系列开发板

请至乐鑫官网的 开发板页面 查看 ESP32-S3 系列开发板的最新详细信息。

### 5.3 下载指导

ESP32-S3 系列芯片/模组支持通过 UART 和 USB 下载固件。

UART 下载的过程如下:

- 1. 烧录前,需要根据表芯片启动模式控制设置芯片/模组在 Joint Download Boot 模式。
- 2. 给芯片/模组上电,通过 UARTO 串口查看是否进入 Joint Download Boot 模式。如果串口显示"waiting for download",则表示已进入 Joint Download Boot 模式。
- 3. 通过 Flash 下载工具,选择 UART 方式将程序固件烧录进 flash 中。
- 4. 烧录结束后, GPIO0 可以悬空或者上拉切换至高电平, 进入 SPI Boot 启动模式下工作。
- 5. 重新上电, 芯片/模组初始化时会从 flash 中读取程序运行。

#### USB 下载的过程如下:

- 1. 如果 flash 中没有能正常运行的程序固件,烧录前,需要根据表芯片启动模式控制 设置芯片/模组在 Joint Download Boot 模式。
- 2. 给芯片/模组上电,通过 USB 接口查看是否进入 Joint Download Boot 模式。如果显示"waiting for download",则表示已进入 Joint Download Boot 模式。

- 3. 通过 Flash 下载工具,选择 USB 方式将程序固件烧录进 flash 中。
- 4. 烧录结束后,GPIO0 可以悬空或者上拉切换至高电平,进入 SPI Boot 启动模式下工作。
- 5. 重新上电,芯片/模组初始化时会从 flash 中读取程序运行。
- 6. 如果 flash 中有能正常运行的程序固件,可以直接从步骤 3 开始 USB 自动下载。

#### 备注:

- 建议看到 "waiting for download" 的信息后再进行下载。
- 串口打印工具和烧录工具不能同时占用一个串口端口。
- 应用程序中如果出现以下情况, USB 自动下载功能将被禁用, 必须通过配置 strapping 管脚进入 Joint Download Boot 启动模式, 才能使用 USB 下载功能。
  - USB PHY 被应用程序关闭。
  - USB 被二次开发用于其他 USB 功能,例如 USB 主机、USB 标准设备。
  - USB 对应的 IO 管脚被用于其他外设功能,例如 UART、LEDC 等。
- 建议用户保留对 strapping 管脚的控制,避免在出现以上情况时,USB 下载功能无法使用。

# 相关文档和资源

- 芯片规格书 (PDF)
- 技术参考手册 (PDF)
- 芯片勘误表 (PDF)
- ESP32-S3 系列芯片
- ESP32-S3 系列模组
- ESP32-S3 系列开发板
- 乐鑫 KiCad 仓库
- 乐鑫产品选型工具
- 产品证书
- 论坛 (硬件问题讨论)
- 技术支持

# 词汇列表

词汇列表包含了本文档中使用的术语和缩写词。

| 词汇        | 描述                                |  |  |
|-----------|-----------------------------------|--|--|
| CLC       | 电容-电感-电容                          |  |  |
| DDR SDRAM | 双倍速率同步动态随机存储器                     |  |  |
| ESD       | 静电释放                              |  |  |
| LC        | 电感-电容                             |  |  |
| PA        | 功率放大器                             |  |  |
| RC        | 电阻-电容                             |  |  |
| RTC       | 实时控制器                             |  |  |
| SiP       | 系统封装                              |  |  |
| 0Ω电阻      | 常用作电路设计中的占位符,后续可根据具体设计替换为其他大小的电阻。 |  |  |

# 修订历史

表 1: 修订历史

| N DAMA     |      |                                                                                            |  |
|------------|------|--------------------------------------------------------------------------------------------|--|
| 日期         | 版本   | 发布说明                                                                                       |  |
| 2025-04-02 | v1.5 | • 原理图设计<br>- 章节Strapping 管脚: 更新表格芯片启动模式控制                                                  |  |
| 2025-01-07 | v1.4 | • 开发硬件介绍<br>- 章节 <i>ESP32-S3</i> 系列模组:增加模组参考设计的下载链接                                        |  |
| 2024-11-15 | v1.3 | • <b>原理图设计</b><br>- 章节SPI: 新增章节                                                            |  |
| 2024-01-09 | v1.2 | • <b>原理图设计</b> - 章节射频调试:更新 RF 匹配电路相关的描述                                                    |  |
| 2023-12-25 | v1.1 | <ul> <li>PCB 版图布局         <ul> <li>章节晶振: 更新晶振 PCB 布局</li> </ul> </li> </ul>                |  |
| 2023-12-22 | v1.0 | 首次发布《ESP32-S3 硬件设计指南》HTML 版本。在从 PDF 转换为HTML 格式的过程中,我们对文档进行了一些微小的修改和润色。如果您需要查看历史版本,请提交文档反馈。 |  |

## 免责声明和版权公告

本文档中的信息,包括供参考的 URL 地址,如有变更,恕不另行通知。

本文档可能引用了第三方的信息,所有引用的信息均为"按现状"提供,乐鑫不对信息的准确性、真实性做任何保证。

乐鑫不对本文档的内容做任何保证,包括内容的适销性、是否适用于特定用途,也不提供任何其他乐鑫提案、规格书或样品在他处提到的任何保证。

乐鑫不对本文档是否侵犯第三方权利做任何保证,也不对使用本文档内信息导致的任何侵犯知识产权的行为负责。本文档在此未以禁止反言或其他方式授予任何知识产权许可,不管是明示许可还是暗示许可。

Wi-Fi 联盟成员标志归 Wi-Fi 联盟所有。蓝牙标志是 Bluetooth SIG 的注册商标。

文档中提到的所有商标名称、商标和注册商标均属其各自所有者的财产,特此声明。